Mitsubishi Electronics Q06PHCPU Sleep Apnea Machine User Manual


 
202
H
High Performance model QCPU . . . . . . . . . . . . . . 15
High-speed Universal model QCPU . . . . . . . . . . . . 15
Host CPU operation information area . . . . . . . 118,121
Host station. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 81
How to check the host CPU number. . . . . . . . . . . . 26
How to check the multiple CPU parameter settings
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 171
How to use the multiple CPU system parameters
set to another CPU module
. . . . . . . . . . . . . . . . . . 85
I
I/O assignment . . . . . . . . . . . . . . . . . . . . . . . . . . 83
I/O number assignment . . . . . . . . . . . . . . . . . . . . 27
I/O numbers of CPU modules . . . . . . . . . . . . . . . . 30
I/O numbers of I/O modules and intelligent function
modules . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27
I/O refresh time . . . . . . . . . . . . . . . . . . . . . . . . . 192
I/O sharing when using multiple CPUs . . . . . . . . . . 82
L
Life detection power supply module . . . . . . . . . . . . 17
List of parameters . . . . . . . . . . . . . . . . . . . . . . . 172
Loading input (X) data . . . . . . . . . . . . . . . . . . . . 105
Loading output (Y) data . . . . . . . . . . . . . . . . . . . 107
M
Main base unit. . . . . . . . . . . . . . . . . . . . . . . . . . . 16
MELSECNET/H . . . . . . . . . . . . . . . . . . . . . . . . . . 17
MELSECNET/H module . . . . . . . . . . . . . . . . . . . . 17
Memory card . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
Memory configuration of the multiple CPU high
speed transmission area. . . . . . . . . . . . . . . . . . . 137
Model name . . . . . . . . . . . . . . . . . . . . . . . . . . . . 83
Modules replaceable online. . . . . . . . . . . . . . . . . . 51
Modules that can load input (X) data . . . . . . . . . . 106
Modules that can load output (Y) data . . . . . . . . . 108
Modules that cannot load input (X) data . . . . . . . . 106
Modules that cannot load output (Y) data . . . . . . . 108
Modules that have restrictions when used with an
Universal model QCPU. . . . . . . . . . . . . . . . . . . . . 73
Motion CPU. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 15
Motion dedicated instructions . . . . . . . . . . . . . . . 160
Multiple CPU high speed main base unit. . . . . . . . . 16
Multiple CPU high speed transmission area . . . . . 118
Multiple CPU high speed transmission area setting
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 82
Multiple CPU high speed transmission area settings
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 138
Multiple CPU high-speed transmission
dedicated instructions. . . . . . . . . . . . . . . . . . . . . 163
Multiple CPU setting. . . . . . . . . . . . . . . . . . . . . . . 80
Multiple CPU synchronous interrupt . . . . . . . . . . . 166
Multiple CPU synchronous startup . . . . . . . . . . . . 168
Multiple CPU synchronous startup setting. . . . . . . . 81
Multiple CPU system configuration for using
AnS/A series modules . . . . . . . . . . . . . . . . . . . . 188
Multiple CPU transmission dedicated instructions
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 162
N
No. of PLC . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 81
Non-controlled module . . . . . . . . . . . . . . . . . . . . . 17
Number of mountable modules . . . . . . . . . . . . . . . 68
O
Online module change . . . . . . . . . . . . . . . . . . . . . 82
Operation mode. . . . . . . . . . . . . . . . . . . . . . . . . . 81
Operation settings . . . . . . . . . . . . . . . . . . . . . . . . 77
Output to output modules and intelligent function
modules . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 109
Overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18
P
Parameter settings. . . . . . . . . . . . . . . . . . . . . . . . 80
Parameters. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 77
Parameters required for a multiple CPU system . . 170
PC CPU module . . . . . . . . . . . . . . . . . . . . . . . . . 15
Points. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 83
Points occupied by empty slot. . . . . . . . . . . . . . . . 80
Power supply module. . . . . . . . . . . . . . . . . . . . . . 16
Precautions for connecting a GOT. . . . . . . . . . . . . 74
Precautions for system configuration . . . . . . . . . . . 68
Precautions for using a Motion CPU (Q172DCPU(-S1),
Q173DCPU(-S1), Q172DSCPU, or Q173DSCPU)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 73
Precautions for using a QCPU of function version A
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 73
Precautions for using AnS/A series modules
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 188,191
Precautions for using the high-speed interrupt
function
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 73
Preventing inconsistency of 32-bit data . . . . . . . . 154
Preventing inconsistency of data exceeding 32 bits
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 155
Procedure before operation . . . . . . . . . . . . . . . . . 75
Process CPU . . . . . . . . . . . . . . . . . . . . . . . . . . . 15
Processing time. . . . . . . . . . . . . . . . . . . . . . . . . 192
Program examples. . . . . . . . . . . . . . . . . . . . . . . . 87
Programming tool . . . . . . . . . . . . . . . . . . . . . . . . 17
PX Developer . . . . . . . . . . . . . . . . . . . . . . . . . . . 65
Q
Q series . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 15
Q series power supply module . . . . . . . . . . . . . . . 16
Q172CPUN(-T) . . . . . . . . . . . . . . . . . . . . . . . . . . 16
Q172DCPU(-S1) . . . . . . . . . . . . . . . . . . . . . . . . . 16
Q172HCPU(-T) . . . . . . . . . . . . . . . . . . . . . . . . . . 16
Q173CPUN(-T) . . . . . . . . . . . . . . . . . . . . . . . . . . 16
Q173DCPU(-S1) . . . . . . . . . . . . . . . . . . . . . . . . . 16
Q173HCPU(-T) . . . . . . . . . . . . . . . . . . . . . . . . . . 16
QA1S6ADP. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
QA6ADP. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
QCPU . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 15
QnU(D)(H)CPU . . . . . . . . . . . . . . . . . . . . . . . . . . 15
QnUDE(H)CPU . . . . . . . . . . . . . . . . . . . . . . . . . . 16
QnUDVCPU . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16